哈喽!相信很多朋友都对运放为什么不加上拉电阻不太了解吧,所以小编今天就进行详细解释,还有几点拓展内容,希望能给你一定的启发,让我们现在开始吧!
请教,为什么需要这个下拉电阻,在运放跟随电路中
1、是为了获得正反馈和负反馈的问题,这要看具体连接。
2、确认初始态。这个对于采用cmos工艺的数字电路尤其重要。因为如果不加上拉电阻或下拉电阻,当电路上电后,栅电压属于三态(可高可低),对内部电路初始态会造成影响。增加上拉电阻或下拉电阻会对数字信号的沿造成影响。
3、以下信号“EN_SW”常态要求为低电平信号,否则电路会重启。为稳定此信号,将之用下拉电阻“R23”接地,确保不会受信号干扰。
4、根据这两种特性可以在不同器件选用,比如共阴共阳数码管驱动,单片机IO引脚等灵活使用。当然要注意在下拉电阻使用时,在output2的位置一定要加限流电阻,否则会引起D2线路电流过大,类似短路。
5、当TTL电路驱动CMOS电路时,如果电路输出的高电平低于CMOS电路的最低高电平(一般为5V), 这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。OC门电路必须使用上拉电阻,以提高输出的高电平值。
6、下拉电阻的主要作用是与上接电阻一起在电路驱动器关闭时给线路(节点)以一个固定的电平。
到此,以上就是小编对于运放为什么不加上拉电阻的电压的问题就介绍到这了,希望介绍的几点解答对大家有用,有任何问题和不懂的,欢迎各位老师在评论区讨论,给我留言。